

Arora V アナログ-デジタル・コンバータ (ADC)

ユーザーガイド

著作権について(2024)

著作権に関する全ての権利は、Guangdong Gowin Semiconductor Corporation に留保されています。

GOWIN高云及びGowinは、当社により、中国、米国特許商標庁、及びその他の国において登録されています。商標又はサービスマークとして特定されたその他全ての文字やロゴは、それぞれの権利者に帰属しています。何れの団体及び個人も、当社の書面による許可を得ず、本文書の内容の一部もしくは全部を、いかなる視聴覚的、電子的、機械的、複写、録音等の手段によりもしくは形式により、伝搬又は複製をしてはなりません。

#### 免責事項

当社は、GOWINSEMI Terms and Conditions of Sale (GOWINSEMI取引条件)に規定されている内容を除き、(明示的か又は黙示的かに拘わらず)いかなる保証もせず、また、知的財産権や材料の使用によりあなたのハードウェア、ソフトウェア、データ、又は財産が被った損害についても責任を負いません。当社は、事前の通知なく、いつでも本文書の内容を変更することができます。本文書を参照する何れの団体及び個人も、最新の文書やエラッタ(不具合情報)については、当社に問い合わせる必要があります。

## バージョン履歴

| 日付         | バージョン  | 説明                                                                     |
|------------|--------|------------------------------------------------------------------------|
| 2023/05/08 | 1.0J   | 初版。                                                                    |
| 2023/07/18 | 1.0.1J | ADCのタイミングの説明を最適化。                                                      |
| 2023/12/08 | 1.0.2J | ADCのパラメータ構成の説明を最適化。                                                    |
| 2024/02/02 | 1.0.3J | <ul><li>■ ADC入力の説明を最適化。</li><li>● 表3-3 ADCの構成画面におけるパラメータの説明。</li></ul> |

## 目次

| 目   | 次                      | i     |
|-----|------------------------|-------|
| 図   | 一覧                     | . iii |
| 表   | 一覧                     | . iv  |
| 1   | 本マニュアルについて             | 1     |
|     | 1.1 マニュアルの内容           | 1     |
|     | 1.2 関連ドキュメント           | 1     |
|     | 1.3 用語、略語              | 2     |
|     | 1.4 テクニカル・サポートとフィードバック | 2     |
| 2   | 概要                     | 3     |
|     | 2.1 特徵                 | 3     |
|     | 2.2 機能の説明              | 4     |
|     | 2.2.1 概要               | 4     |
|     | 2.2.2 内部構造             | 4     |
|     | 2.3 ADC の電気特性          | 6     |
|     | 2.3.1 ADC のタイミング       | 6     |
|     | 2.3.2 電気特性パラメータ        | 7     |
| 3 / | ADC                    | 9     |
|     | 3.1 ADC(25K)           | 9     |
|     | 3.1.1 サポートされるデバイス      | 9     |
|     | 3.1.2 ポート図             | . 10  |
|     | 3.1.3 ポートの説明           | . 10  |
|     | 3.1.4 パラメータの説明         | 11    |
|     | 3.1.5 ADC のインスタンス化     | . 12  |
|     | 3.2 ADC(75K/138K)      | . 14  |
|     | 3.2.1 サポートされるデバイス      | . 14  |

|     | 3.2.2 ポート図                                      | 14 |
|-----|-------------------------------------------------|----|
|     | 3.2.3 ポートの説明                                    | 14 |
|     | 3.2.4 パラメータの説明                                  | 16 |
|     | <b>3.2.5 ADC</b> のインスタンス化 <b>(ADCULC</b> を例に説明) | 19 |
| 4 A | ADC の呼び出しと構成2                                   | 21 |
|     | 4.1 ADC の構成                                     | 21 |
|     | 4.2 生成されるファイル                                   | 22 |

## 図一覧

| 図 2-1 25K デバイスの ADC のブロック図      | 4  |
|---------------------------------|----|
| 図 2-2 75K/138K デバイスの ADC のブロック図 | 5  |
| 図 2-3 ADC のタイミング                | 6  |
| 図 3-1 ADC のポート図                 | 10 |
| 図 3-2 ADC のポート図                 | 14 |
| 図 4-1 ADC の構成画面                 | 21 |

UG299-1.0.3J iii

## 表一覧

| 表 1-1 用語、略語                           | 2  |
|---------------------------------------|----|
| 表 <b>2-1 ADC</b> のタイミングパラメータ          | 6  |
| 表 2-2 ADC 電気パラメータ                     | 7  |
| 表 3-1 ADC 対応デバイス                      | 9  |
| 表 3-2 ADC のポートの説明                     | 10 |
| 表 <b>3-3 ADC</b> の構成画面におけるパラメータの説明    | 11 |
| 表 3-4 ADC 対応デバイス                      | 14 |
| 表 3-5 ADCULC のポートの説明                  | 14 |
| 表 3-6 ADCLRC のポートの説明                  | 15 |
| 表 <b>3-7 ADCULC</b> の構成画面におけるパラメータの説明 | 16 |
| 表 <b>3-8 ADCLRC</b> の構成画面におけるパラメータの説明 | 18 |

UG299-1.0.3J iv

1本マニュアルについて 1.1マニュアルの内容

# 1本マニュアルについて

#### 1.1 マニュアルの内容

本マニュアルは、ユーザーが Arora V FPGA の ADC を使いこなせるよう、その概要、機能、ポート、および呼び出しと構成などについて説明します。

#### 1.2 関連ドキュメント

GOWIN セミコンダクターのホームページ <u>www.gowinsemi.com/ja</u>から、以下の関連ドキュメントがダウンロード、参考できます:

- **GW5AT** シリーズ **FPGA** 製品データシート(**DS981**)
- GW5A シリーズ FPGA 製品データシート(DS1103)
- GW5AST シリーズ FPGA 製品データシート(DS1104)
- GW5AR シリーズ FPGA 製品データシート(DS1108)
- GW5AS-25 FPGA 製品データシート(DS1105)
- GW5AS-138 FPGA 製品データシート(DS1114)
- Gowin ソフトウェア ユーザーガイド(<u>SUG100</u>)

UG299-1.0.3J 1(22)

1本マニュアルについて 1.3 用語、略語

## 1.3 用語、略語

表 1-1 に、本マニュアルで使用される用語、略語、及びその意味を示します。

表 1-1 用語、略語

| 用語、略語      | 正式名称                              | 意味                           |
|------------|-----------------------------------|------------------------------|
| ADC        | Analog to Digital Converter       | アナログ <b>-</b> デジタル・コンバ<br>ータ |
| CIC Filter | Cascaded Integrator - comb Filter | カスケード接続積分器櫛形 フィルター           |
| FPGA       | Field Programmable Gate Array     | フィールド・プログラマブ<br>ル・ゲート・アレイ    |
| IP         | Intellectual Property             | 設計資産                         |
| OSC        | Oscillator                        | オシレータ                        |
| SRAM       | Static Random Access Memory       | スタティック RAM                   |

## 1.4 テクニカル・サポートとフィードバック

GOWIN セミコンダクターは、包括的な技術サポートをご提供しています。使用に関するご質問、ご意見については、直接弊社までお問い合わせください。

ホームページ: www.gowinsemi.com/ja

E-mail: support@gowinsemi.com

UG299-1.0.3J 2(22)

2 概要 2.1 特徴

# 2概要

Arora V FPGA 製品の内部には、低消費電力、低リーク電流、高ダイナミック性能の 8 チャネル 10 ビット Delta-sigma A/D コンバータが備わっています。FPGA のプログラマブルロジック機能および内蔵の電圧・温度検知ユニットにより、この ADC はチップ内部の温度・電源監視のためのデータ収集および監視要件を満たすことができます。さらに、FPGAは、豊富で自由に構成可能な GPIO 差動インターフェースと ADC アナログ差動信号インターフェース(ADC の電圧チャネルに接続される)を備えるので、チップ外部の電圧データ収集要件と監視要件を満たすことができます。

#### 2.1 特徴

Arora V ADC の主な特徴は以下に示す通りです。

- ADC の数:
  - GW5A-25/ GW5AR-25/ GW5AS-25 の場合、1 個
  - GW5A-138/ GW5AT-138/ GW5AT-75/ GW5AST-138 の場合、2 個
- リファレンス電圧源:内蔵
- 1ADC のチャンネル数:8
- ビット数:10
- サンプリングクロック: < 2MHz
- ADC 差動入力電圧範囲:0~1V(正側入力電圧>負側入力電圧)
- 温度センサーの精度:+/-2℃
- 電圧センサーの精度:+/-5mV

UG299-1.0.3J 3(22)

2 概要 2.2 機能の説明

#### 2.2 機能の説明

#### 2.2.1 概要

Arora V ADC は、Delta-sigma 変調器を搭載しています。これにより、温度・電圧検知をオンチップの複数の領域で実装できるようになります。また、オフチップ電圧入力用に差動入力(正側入力電圧>負側入力電圧)のみをサポートする GPIO 差動入力インターフェースが提供されています。

Arora V ADC は、高精度な基準電圧源を内蔵しているため、オフチップ基準電圧源が不要です。低消費電力で高精度な温度・電源電圧検知が可能なことがその特徴です。Arora V ADC は内部に電圧信号処理モジュールを統合しているため、電圧信号測定の精度要件を満たすために外部基準電圧源を用意する必要がありません。よって、ユーザーのコストが削減されます。

#### 2.2.2 内部構造

**GW5A-25/GW5AR-25/GW5AS-25** の **ADC** のブロック図を図 2-1 に示します。

#### 図 2-1 25K デバイスの ADC のブロック図



GW5A-25/GW5AR-25/GW5AS-25 の ADC は、オンチップ温度検知モードと電圧検知モードをサポートしています。 制御信号を通じて、オンチップ温度センサからの電圧を選択してオンチップ温度検知モードに入るか、別のパスを選択して FPGA 内の IP モジュールの電源電圧(Bank 電圧、コア電圧、SRAM 電圧など)を監視することができます。オフチップ電圧信号は、Bank0/1/2/3/4/5/6/7 の GPIO 差動ピンまたは専用の ADC 差動入力ピンを介して ADC に送られ、ADC で量子化されます。

UG299-1.0.3J 4(22)

2 概要 2.2 機能の説明

GW5A-25/GW5AR-25/GW5AS-25 の ADC は、クロックソースとして CLK(UserLogic のクロック)または OSC クロック入力を選択することができます。クロックソースを選択することで、消費電力と性能のバランスを とることが可能になります。

Delta\_sigma modulator0 に入力された電圧信号が量子化されノイズシェーピングされた後、adc\_1bit0 と adc\_clk0 が出力されます。 adc\_1bit0 と adc\_clk0 がチップの内蔵 CIC ハードコアにより処理された後、温度と電圧のデジタル値が得られます。

GW5A-138/GW5AT-138/GW5AT-75/GW5AST-138 の場合、2 個のADC があり、そのブロック図を図 2-2 に示します。

#### 図 2-2 75K/138K デバイスの ADC のブロック図



GW5A-138/GW5AT-138/GW5AT-75/GW5AST-138 の ADC は、オンチップ温度検知モードと電圧検知モードをサポートしています。 制御信号を通じて、オンチップ温度センサからの電圧を選択してオンチップ温度検知モードに入るか、別のパスを選択して FPGA 内の IP モジュールの電源電圧(Bank2/3/4/5/6/7/10 電圧、コア電圧、MIPI 電圧、Serdes 電圧など)を監視することができます。オフチップ電圧信号は、Bank2/3/4/5/6/7 のGPIO 差動ピンまたは専用の ADC 差動入力ピンを介して ADC に送られ、ADC で量子化されます。

GW5A-138/GW5AT-138/GW5AT-75/GW5AST-138 の ADC は、クロックソースとして CLK(Fabric からのクロック)、IO(GPIO 経由のクロック)、OSC クロック入力を選択することができます。クロックソースを選択することで、消費電力と性能のバランスをとることが可能になります。

Delta\_sigma modulator1/Delta\_sigma modulator2 に入力された電圧信号が量子化されノイズシェーピングされた後、adc 1bit1/adc 1bit2 と

UG299-1.0.3J 5(22)

2.3 ADC の電気特性

adc\_clk1/adc\_clk2 が出力されます。adc\_1bit1/adc\_1bit2 と adc\_clk1/adc\_clk2 がチップの内蔵 CIC により処理された後、温度と電圧のデジタル値が得られます。

さらに、138K デバイスの ADC は、adcvp/adcvn、adctp/adctn の 2 ペアの専用 ADC 差動入力インターフェースを提供することで、低レイテンシー、低ノイズの差動電圧入力チャネルをユーザーに提供します。

#### 2.3 ADC の電気特性

#### 2.3.1 ADC のタイミング

ADC がアナログ入力信号をサンプリングしてからデジタル信号に変換して出力するまで、合計 N サンプル/サイクルが必要です。ADC のサンプル要求信号 sensor\_req の立ち上がりエッジが現れて ADC イネーブル信号 sensor\_en 信号(アクティブ High)がアサートされている場合、ADCはトリガーされて一回のサンプリングを行います。センサーの測定後、sensor\_rdy 信号が High になり(サンプリングの完了を示す)、サンプリング値 sensor\_value[13:0]が出力されます。

電圧測定モードでは、sensor\_value 値は符号なし数(sensor\_value [13:11]は整数部、sensor\_value [10:0]は小数部)であり、実際の測定値(単位は V)を得るには 2048 で割る必要があります。

温度モードでは、sensor\_value の値は符号付き数(sensor\_value [13] は符号ビット、sensor\_value [12:2]は整数部、sensor\_value [1:0]は小数部)であり、実際の測定値(単位は $\mathbb{C}$ )を得るには 4 で割る必要があります。

#### 図 2-3 ADC のタイミング



表 2-1 ADC のタイミングパラメータ

| <b>和</b> 里.        | 説明            | 仕様  |     | 単位 |
|--------------------|---------------|-----|-----|----|
| 記号                 | 記忆 P/T        | 最小値 | 最大値 | 1  |
| CLK                | クロックサイクル      | TBD | TBD | ns |
| Ts                 | SoC のセットアップ時間 | TBD | TBD | ns |
| Тн                 | SoC のホールド時間   | TBD | TBD | ns |
| T <sub>D_EOC</sub> | EOC レイテンシ     | TBD | TBD | ns |
| T <sub>D_B</sub>   | 出力データの遅延時間    | TBD | TBD | ns |

UG299-1.0.3J 6(22)

2.3 ADC の電気特性

## 2.3.2 電気特性パラメータ

表 2-2 ADC 電気パラメータ

| .°= } h       | ⇒× □□            | 仕様  |     |     | 兴仁           |
|---------------|------------------|-----|-----|-----|--------------|
| パラメータ         | 説明               | 最小値 | 標準値 | 最大値 | 単位           |
| DC 精度         |                  |     |     |     |              |
| 出力            | データ出力のビッ<br>ト数   | -   | 10  | -   | Bit          |
| INL           | 積分非直線性           | -   | TBD | -   | LSB          |
| DNL           | 微分非直線性           | -   | TBD | -   | LSB          |
| オフセット誤差       | オフセット誤差          | -   | TBD | -   | %FS          |
| ゲイン誤差         | ゲイン誤差            | -   | TBD | -   | %FS          |
| アナログ入力        |                  |     |     |     |              |
| CH[7:0]       | シングルエンド入<br>力の範囲 | -   | TBD | -   | V            |
| CIN           | 入力電気容量           | -   | TBD | -   | pF           |
| スルーレート        |                  |     |     |     |              |
| SoC           | サンプリング周波<br>数    | -   | TBD | -   | MHz          |
| CLK           | プライマリクロッ<br>ク    | -   | TBD | -   | MHz          |
| データ出力遅延       | データ出力遅延          | -   | TBD | -   | クロックサ<br>イクル |
| ダイナミック特性      | パラメータ            |     |     |     |              |
| CINIAD        | S/N 比            | -   | TBD | -   | DB           |
| SINAD         | S/N LL           | -   | TBD | -   | DB           |
|               | スプリアスフリー・        | -   | TBD | -   | DB           |
| SFDR          | ダイナミックレン<br>ジ    | -   | TBD | -   | DB           |
| ENOB          | 有効出力データの         | -   | TBD | -   | Bit          |
| ENOB          | ビット数             | -   | TBD | -   | Bit          |
| デジタル入力        |                  |     |     |     |              |
| ViH           | 入力 High レベル      | -   | TBD | -   | V            |
| VIL           | 入力 Low レベル       | -   | TBD | -   | V            |
| デジタル出力 B[9:0] |                  |     |     |     |              |
| Vон           | 出力 High レベル      | -   | TBD | -   | V            |

UG299-1.0.3J 7(22)

2 概要 2.3 ADC の電気特性

| パラメータ               | 説明         | 仕様  | 単位  |     |       |
|---------------------|------------|-----|-----|-----|-------|
| ハノメータ               | 記忆 P/T     | 最小値 | 標準値 | 最大値 | 1 平14 |
| VoL                 | 出力 Low レベル | -   | TBD | -   | V     |
| 供給電源電圧              |            |     |     |     |       |
| V <sub>dd_a</sub>   | アナログコア電圧   | -   | TBD | -   | V     |
| V <sub>dd_dig</sub> | デジタル電圧     | -   | TBD | -   | V     |
| Vddx                | アナログ電圧     | -   | TBD | -   | TBD   |
| I <sub>vdd_a</sub>  | アナログコア電流   | -   | TBD | -   | uA    |
| Ivdd_dig            | デジタル電流     | -   | TBD | -   | uA    |
| l <sub>vddx</sub>   | アナログ電流     | -   | TBD | -   | TBD   |
| I <sub>pd</sub>     | パワーダウン電流   | -   | TBD | -   | mA    |

UG299-1.0.3J 8(22)

3 ADC 3.1 ADC(25K)

# $3_{ADC}$

## 3.1 ADC(25K)

## 3.1.1 サポートされるデバイス

#### 表 3-1 ADC 対応デバイス

| ファミリー | シリーズ  | デバイス      |
|-------|-------|-----------|
|       | GW5A  | GW5A-25A  |
| Arora | GW5AR | GW5AR-25A |
|       | GW5AS | GW5AS-25A |

UG299-1.0.3J 9(22)

3.1 ADC(25K)

## 3.1.2 ポート図

図 3-1 ADC のポート図



## 3.1.3 ポートの説明

表 3-2 ADC のポートの説明

| ポート          | I/O | 説明                                            |
|--------------|-----|-----------------------------------------------|
|              |     | input source selection bit [2:0]              |
|              |     | 3'b000: glo_left                              |
|              |     | 3'b001: glo_right                             |
|              |     | 3'b010:loc_left(Bank1 GPIO に対応)               |
| vsenctl[2:0] | 入力  | 3'b011: vtest                                 |
|              |     | 3'b100: vcc                                   |
|              |     | 3'b101: vccc                                  |
|              |     | 3'b110: vccm                                  |
|              |     | 3'b111:vccx_buf                               |
| adcen        | 入力  | enable signal, active high                    |
| clk          | 入力  | clk input                                     |
| drstn        | 入力  | digital part reset signal, active low         |
| adcreqi      | 入力  | measurement request signal, valid rising edge |
| adcmode      | 入力  | mode selection                                |

UG299-1.0.3J 10(22)

3 ADC 3.1 ADC(25K)

| ポート                  | I/O | 説明                                         |  |
|----------------------|-----|--------------------------------------------|--|
|                      |     | 1'b0: temperature mode                     |  |
|                      |     | 1'b1:voltage mode                          |  |
| mdrp_clk             | 入力  | mdrp clock                                 |  |
| mdrp_wdata[7:0]      | 入力  | bit[7:0] mdrp_wdata                        |  |
| mdrp_a_inc           | 入力  | mdrp_a_inc                                 |  |
| mdrp_opcode[1:0]     | 入力  | bit[1:0] mdrp_opcode                       |  |
| mdrp_rdata           | 出力  | bit[7:0] mdrp_rdata                        |  |
| adcrdy               | 出力  | measurement completion signal, active high |  |
| adcvalue             | 出力  | bit[13:0] the measurement result output    |  |
| tlvds_ibuf_adc_i     | 入力  | adcvp from bank1(bank1 から入力される adcvp 信号)   |  |
| tlvds_ibuf_adc_ib    | 入力  | adcvn from bank1(bank1 から入力される adcvn 信号)   |  |
| tlvds_ibuf_adc_adcen | 入力  | bank1 から入力される adc イネーブル信号                  |  |

## 3.1.4 パラメータの説明

表 3-3 ADC の構成画面におけるパラメータの説明

| パラメータ               | デフォルト              | 説明                                          |
|---------------------|--------------------|---------------------------------------------|
| ADC Select          | ADC                | ADC                                         |
| ADC Mode            | Temperature        | Temperature/Voltage                         |
| Division Factor     | 1                  | clock division 0: /1, 1: /2, 2: /4, 3: /8   |
| Bivioloff Factor    | 1                  | Clock after frequency division, 500kHz~8MHz |
| Clock Select        | OSC                | clk source                                  |
| Oldek delete        | 000                | osc (2.5MHz) or CLK                         |
| Sample Rate         | 64                 | sample rate configuration                   |
| Sample Nate         |                    | 4/8/16/32/64/128                            |
| Sample Count        | 1024               | sample count configuration                  |
| Sample Count        |                    | 64/128/256/512/1024/2048                    |
| Fscal Value         | 730(Temperature)   | temperature mode: 510~948                   |
| rscal value         | 623(Voltage)       | voltage mode: 452~840                       |
| Offset              | -1180(Temperature) | temperature mode: -1560~-760                |
| Oliset              | 0(Voltage)         | voltage mode: -410~410                      |
| Dynamic Bank Enable |                    | チェックすると、tlvds_ibuf_adc ADC 入力が有             |
| (Voltage mode)      | チェックしない            | 効になります                                      |
|                     |                    | (Bank1 から入力される)                             |
| glo left            | vcc                | vcc/vcc_ext/vccio_bk1/vccc/pad              |
| 9.0_1016            |                    | pad は、Bank0/6/7 の IO(bus0)に対応します。           |

UG299-1.0.3J 11(22)

3.1 ADC(25K)

| パラメータ                       | デフォルト   | 説明                                                                                                                                                                                                     |
|-----------------------------|---------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| (Voltage mode)              |         | これらの bank の IO を ADC 入力として使用する場合、次の物理制約を追加する必要があります: USE_ADC_SRC_bus0 loc。 loc: ADC 入力ピンの位置情報(例: IOR26)。                                                                                               |
| glo_right<br>(Voltage mode) | vcc_reg | vcc/vcc_reg/vccc/vccm/vccio_bk4/ vccio_bk5/vccio _bk10/pad pad は、bank2/3/4/5 の IO(bus1)に対応しま す。これらの bank の IO を ADC 入力として使 用する場合、次の物理制約を追加する必要があ ります:USE_ADC_SRC_bus1 loc。 loc:ADC 入力ピンの位置情報(例:IOR26)。 |
| vccx_buf (Voltage mode)     | vccx    | vccx                                                                                                                                                                                                   |

#### 3.1.5 ADC のインスタンス化

```
Verilog でのインスタンス化:
      Gowin_ADC Gowin_ADC_inst (
          .adcrdy(adcrdy_o),
          .adcvalue(adcvalue_o),
          .mdrp_rdata(mdrp_rdata_o),
          .vsenctl(vsenctl_i),
          .adcen(adcen_i),
          .clk(clk_i),
          .drstn(drstn_i),
          .adcreqi(adcreqi_i),
          .adcmode(adcmode_i),
          .mdrp_clk(mdrp_clk_i),
          .mdrp_wdata(mdrp_wdata_i),
          .mdrp_a_inc(mdrp_a_inc_i),
          .mdrp_opcode(mdrp_opcode_i)
      );
VHDL でのインスタンス化:
```

UG299-1.0.3J 12(22)

component Gowin\_ADC

3 ADC 3.1 ADC(25K)

```
port (
        adcrdy: out std logic;
        adcvalue: out std_logic_vector(13 downto 0);
        mdrp_rdata: out std_logic_vector(7 downto 0);
        vsenctl: in std_logic_vector(2 downto 0);
        adcen: in std_logic;
        clk: in std logic;
        drstn: in std logic;
        adcreqi: in std_logic;
        adcmode: in std_logic;
        mdrp_clk: in std_logic;
        mdrp_wdata: in std_logic_vector(7 downto 0);
        mdrp a inc: in std logic;
        mdrp_opcode: in std_logic_vector(1 downto 0)
    );
end component;
Gowin ADC inst: Gowin ADC
    port map (
        adcrdy => adcrdy o,
        adcvalue => adcvalue o,
        mdrp rdata => mdrp rdata o,
        vsenctl => vsenctl i,
        adcen => adcen i,
        clk => clk i,
        drstn => drstn i,
        adcreqi => adcreqi i,
        adcmode => adcmode i,
        mdrp clk => mdrp clk i,
        mdrp_wdata => mdrp_wdata_i,
        mdrp_a_inc => mdrp_a_inc_i,
        mdrp opcode => mdrp opcode i
```

UG299-1.0.3J 13(22)

3 ADC 3.2 ADC(75K/138K)

);

## 3.2 ADC(75K/138K)

### 3.2.1 サポートされるデバイス

表 3-4 ADC 対応デバイス

| ファミリー | シリーズ   | デバイス                               |
|-------|--------|------------------------------------|
|       | GW5A   | GW5A-138B                          |
| Aroro | GW5AS  | GW5AS-138B                         |
| Arora | GW5AT  | GW5AT-138 / GW5AT-138B / GW5AT-75B |
|       | GW5AST | GW5AT-138B                         |

### 3.2.2 ポート図

図 3-2 ADC のポート図



### 3.2.3 ポートの説明

表 3-5 ADCULC のポートの説明

| ポート   | I/O | 説明                                    |
|-------|-----|---------------------------------------|
| clk   | 入力  | clk input                             |
| drstn | 入力  | digital part reset signal, active low |

UG299-1.0.3J 14(22)

3 ADC 3.2 ADC(75K/138K)

| ポート                  | I/O | 説明                                                   |
|----------------------|-----|------------------------------------------------------|
|                      | 入力  | input source selection bit[2:0]                      |
|                      |     | 3'b000:vtest                                         |
|                      |     | 3'b001:vdd09_0                                       |
| vsenctl              |     | 3'b010:vdd09_1                                       |
| VSELICII             |     | 3'b011:vdd09_2                                       |
|                      |     | 3'b100:vdd18_0                                       |
|                      |     | 3'b101:vdd18_1                                       |
|                      |     | 3'b111:vdd33                                         |
| adcen                | 入力  | enable signal, active high                           |
| adcreqi              | 入力  | measurement request signal, valid rising edge        |
| adcrdy               | 出力  | measurement completion signal, active high           |
| adcvalue             | 出力  | bit[13:0] the measurement result output              |
|                      | 入力  | bit[9:0]                                             |
| fscal_value          |     | temperature mode: 510~948                            |
|                      |     | voltage mode: 452~840                                |
|                      |     | bit[11:0]                                            |
| offset_value         | 入力  | emperature mode: -1560~-760                          |
|                      |     | voltage mode: -410~410                               |
| tlvds_ibuf_adc_i     | 入力  | adcvp from bank6/7(bank6/7 から入力される adcvp<br>信号)      |
| tlvds_ibuf_adc_ib    | 入力  | adcvn from bank6/7(bank6/7 から入力される adcvn<br>信号)      |
| tlvds_ibuf_adc_adcen | 入力  | adc enable from bank6/7(bank6/7 から入力される adc イネーブル信号) |
| adcinbk6a            | 入力  | adcvp from Bank6 GPIO                                |
| adcinbk6b            | 入力  | adcvn from Bank6 GPIO                                |
| adcinbk7a            | 入力  | adcvp from Bank7 GPIO                                |
| adcinbk7b            | 入力  | adcvn from Bank7 GPIO                                |

#### 表 3-6 ADCLRC のポートの説明

| ポート     | I/O | 説明                                    |
|---------|-----|---------------------------------------|
| CLK     | 入力  | clk input                             |
| DRSTN   | 入力  | digital part reset signal, active low |
|         |     | input source selection bit[2:0]       |
| VSENCTL | 入力  | 3'b000: adcv                          |
|         |     | 3'b001: adct                          |

UG299-1.0.3J 15(22)

3.2 ADC(75K/138K)

| ポート                  | I/O | 説明                                                      |
|----------------------|-----|---------------------------------------------------------|
|                      |     | 3'b010: vdd09_0                                         |
|                      |     | 3'b011: vdd09_1                                         |
|                      |     | 3'b100: vdd18_0                                         |
|                      |     | 3'b101: vdd18_1                                         |
|                      |     | 3'b110: vdd33_0                                         |
|                      |     | 3'b111: vdd33_1                                         |
| ADCEN                | 入力  | enable signal, active high                              |
| ADCREQI              | 入力  | measurement request signal, valid rising edge           |
| ADCRDY               | 出力  | measurement completion signal, active high              |
| ADCVALUE             | 出力  | bit[13:0] the measurement result output                 |
|                      |     | bit[9:0]                                                |
| FSCAL_VALUE          | 入力  | temperature mode: 510~948                               |
|                      |     | voltage mode: 452~840                                   |
|                      |     | bit[11:0]                                               |
| OFFSET_VALUE         | 入力  | emperature mode: -1560~-760                             |
|                      |     | voltage mode: -410~410                                  |
| TLVDS_IBUF_ADC_I     | 入力  | adcvp from bank2/3(bank6/7 から入力される adcvp<br>信号)         |
| TLVDS_IBUF_ADC_IB    | 入力  | adcvn from bank2/3(bank6/7 から入力される adcvn                |
|                      |     | 信号)                                                     |
| TLVDS_IBUF_ADC_ADCEN | 入力  | adc enable from bank2/3(bank6/7 から入力される<br>adc イネーブル信号) |
| ADCINBK2A            | 入力  | adcvp from Bank2 GPIO                                   |
| ADCINBK2B            | 入力  | adcvn from Bank2 GPIO                                   |
| ADCINBK3A            | 入力  | adcvp from Bank3 GPIO                                   |
| ADCINBK3B            | 入力  | adcvn from Bank3 GPIO                                   |
| ADCINBK4A            | 入力  | adcvp from Bank4 GPIO                                   |
| ADCINBK4B            | 入力  | adcvn from Bank4 GPIO                                   |
| ADCINBK5A            | 入力  | adcvp from Bank5 GPIO                                   |
| ADCINBK5B            | 入力  | adcvn from Bank5 GPIO                                   |

## 3.2.4 パラメータの説明

表 3-7 ADCULC の構成画面におけるパラメータの説明

| パラメータ      | デフォルト  | 説明            |
|------------|--------|---------------|
| ADC Select | ADCULC | ADCULC/ADCLRC |

UG299-1.0.3J 16(22)

3 ADC 3.2 ADC(75K/138K)

| パラメータ                              | デフォルト                            | 説明                                                                                      |
|------------------------------------|----------------------------------|-----------------------------------------------------------------------------------------|
| ADC Mode                           | Temperature                      | Temperature/Voltage                                                                     |
| Division Factor                    | 1                                | clock division 0: /1, 1: /2, 2: /4, 3: /8 Clock after frequency division, 500kHz~8MHz   |
| Clock Select                       | osc                              | clk source<br>osc(2.5MHz) /CLK/IO                                                       |
| VSEN Control                       | チェックしない                          | vsenctl ポートの制御<br>チェックすると、生成された ADC IP には vsenctl<br>信号が含まれません。                         |
| Sample Rate                        | 64                               | sample rate configuration 4/8/16/32/64/128                                              |
| Sample Count                       | 1024                             | sample count configuration<br>64/128/256/512/1024/2048                                  |
| Fscal Value                        | 730(Temperature)<br>623(Voltage) | temperature mode: 510~948 voltage mode: 452~840                                         |
| Offset                             | -1180(Temperature)<br>0(Voltage) | temperature mode: -1560~-760 voltage mode: -410~410                                     |
| Dynamic Bank Enable (Voltage mode) | チェックしない                          | チェックすると、tlvds_ibuf_adc ADC 入力が有効に<br>なります<br>(Bank6/7 から入力される)                          |
| vtest<br>(Voltage mode)            | vcc                              | vcc                                                                                     |
| vdd09_0<br>(Voltage mode)          | vccm                             | vccm                                                                                    |
| vdd09_1<br>(Voltage mode)          | vdda_serdes_q0                   | vdda_serdes_q0/vddt_serdes_q0/vdda_mipi_m0/<br>vddd_mipi_m0/ vdda_mipi_m1/ vddd_mipi_m1 |
| vdd09_2<br>(Voltage mode)          | ADCINBK6                         | ADCINBK6/vcc/ ADCINBK7                                                                  |
| Vdd18_0<br>(Voltage mode)          | vddh_serdes_q0                   | vddh_serdes_q0/vccx_mipi_m0/ vccx_mipi_m1                                               |
| Vdd18_1<br>(Voltage mode)          | vccx                             | vccx                                                                                    |
| Vdd33<br>(Voltage mode)            | vccio_bk6                        | vccio_bk6/ vccio_bk7                                                                    |

UG299-1.0.3J 17(22)

3.2 ADC(75K/138K)

#### 表 3-8 ADCLRC の構成画面におけるパラメータの説明

| パラメータ                              | デフォルト                                | 説明                                                           |
|------------------------------------|--------------------------------------|--------------------------------------------------------------|
| ADC Select                         | ADCULC                               | ADCULC/ADCLRC                                                |
| ADC Mode                           | Temperature                          | Temperature/Voltage                                          |
| Division Factor                    | 1                                    | clock division 0: /1, 1: /2, 2: /4, 3: /8                    |
|                                    |                                      | Clock after frequency division, 500kHz~8MHz                  |
| Clock Select                       | osc                                  | clk source<br>osc(2.5MHz) /CLK/IO                            |
| VSEN Control                       | チェックしない                              | vsenctl ポートの制御<br>チェックすると、生成された ADC IP には vsenctl 信号が含まれません。 |
| Sample Rate                        | 64                                   | sample rate configuration 4/8/16/32/64/128                   |
| Sample Count                       | 1024                                 | sample count configuration<br>64/128/256/512/1024/2048       |
| Fscal Value                        | 730(Temperature)<br>623(Voltage)     | temperature mode: 510~948 voltage mode: 452~840              |
| Offset                             | -<br>1180(Temperature)<br>0(Voltage) | temperature mode: -1560~-760 voltage mode: -410~410          |
| Dynamic Bank Enable (Voltage mode) | チェックしない                              | チェックすると、tlvds_ibuf_adc ADC 入力が有効になります (Bank2/3 から入力される)      |
| vdd09_0<br>(Voltage mode)          | vdda_serdes_q1                       | vdda_serdes_q1/vddt_serdes_q1/vcc/ADCINBK2/ADCINBK3          |
| vdd09_1<br>(Voltage mode)          | ADCINBK4                             | ADCINBK4/vcc/ ADCINBK5                                       |
| vdd18_0<br>(Voltage mode)          | vddh_serdes_q1                       | vddh_serdes_q1/ vccx                                         |
| vdd18_1<br>(Voltage mode)          | vccx                                 | vccx                                                         |
| vdd33_0<br>(Voltage mode)          | vccio_bk2                            | vccio_bk2/vccio_bk3                                          |
| vdd33_1<br>(Voltage mode)          | vccio_bk4                            | vccio_bk4/ vccio_bk5/vccio_bk10                              |

UG299-1.0.3J 18(22)

3 ADC 3.2 ADC(75K/138K)

#### 3.2.5 ADC のインスタンス化(ADCULC を例に説明)

#### **Verilog** でのインスタンス化:

```
Gowin ADC Gowin ADC inst(
            .adcrdy(adcrdy o), //output adcrdy
            .adcvalue(adcvalue o), //output [13:0] adcvalue
            .adcinbk6a(adcinbk6a i), //input adcinbk6a
            .adcinbk6b(adcinbk6b i), //input adcinbk6b
            .adcinbk7a(adcinbk7a i), //input adcinbk7a
            .adcinbk7b(adcinbk7b i), //input adcinbk7b
           .vsenctl(vsenctl i), //input [2:0] vsenctl
           .adcen(adcen i), //input adcen
            .clk(clk i), //input clk
            .drstn(drstn_i), //input drstn
            .adcreqi(adcreqi_i) ,//input adcreqi
            .fscal value(fscal value i), //input [9:0] fscal_value
            .offset value(offset value i) //input [11:0] offset value
       );
VHDL でのインスタンス化:
       component Gowin ADC
           port (
                adcrdy: out std logic;
                adcvalue: out std logic vector(13 downto 0);
                adcinbk6a: in std logic;
                adcinbk6b: in std_logic;
                adcinbk7a: in std logic;
                adcinbk7b: in std logic;
                vsenctl: in std logic vector(2 downto 0);
                adcen: in std logic;
                clk: in std logic;
                drstn: in std logic;
                adcreqi: in std logic;
```

UG299-1.0.3J 19(22)

3.2 ADC(75K/138K)

```
fscal_value: in std_logic_vector(9 downto 0);
        offset_value: in std_logic_vector(11 downto 0)
    );
end component;
Gowin_ADC_inst: Gowin_ADC
    port map (
        adcrdy => adcrdy o,
        adcvalue => adcvalue_o,
        adcinbk6a => adcinbk6a_i,
        adcinbk6b => adcinbk6b_i,
        adcinbk7a => adcinbk7a_i,
        adcinbk7b => adcinbk7b i,
        vsenctl => vsenctl_i,
        adcen => adcen_i,
        clk => clk_i,
        drstn => drstn_i,
        adcreqi => adcreqi i,
        fscal value => fscal value i,
        offset_value => offset_value_i
    );
```

UG299-1.0.3J 20(22)

 4 ADC の呼び出しと構成
 4.1 ADC の構成

# **4**ADC の呼び出しと構成

Gowin ソフトウェア GUI のメニューバー > Tools > IP Core Generator を使用して IP を呼び出し・構成できます。

以下は、GW5A-25 の ADC の temperature mode の構成を例に説明します。

### 4.1 ADC の構成

ADC の temperature mode の構成画面は図 4-1 に示すとおりです。

#### 図 4-1 ADC の構成画面



UG299-1.0.3J 21(22)

**4.2** 生成されるファイル

## 4.2 生成されるファイル

ADC の構成が完了すると、"File Name"によって命名された3つのファイルが生成されます:

- "gowin\_adc.v" は完全な verilog モジュールです。
- "gowin adc tmp.v"  $\exists IP \ \mathcal{O} \ \mathcal{F} \ \mathcal$
- "gowin\_adc.ipc"は IP の構成ファイルです。

#### 注記:

VHDL が設計の言語として選択されている場合、生成される最初の2つのファイル名のサフィックスは.vhd になります。

UG299-1.0.3J 22(22)

